什么是DDR1有時候大家將老的存儲技術(shù) DDR 稱為 DDR1 ,使之與 DDR2 加以區(qū)分。
盡管一般是使用 “DDR” ,但 DDR1 與 DDR 的含義相同。DDR1規(guī)格DDR-200: DDR-SDRAM 記憶芯片在100 MHz下運(yùn)行 DDR-266: DDR-SDRAM DDR2.2G記憶芯片在133 MHz下運(yùn)行 DDR-333: DDR-SDRAM 記憶芯片在166 MHz下運(yùn)行 DDR-400: DDR-SDRAM 記憶芯片在200 MHz下運(yùn)行(JEDEC制定的DDR最高規(guī)格) DDR-500: DDR-SDRAM 記憶芯片在250 MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格) DDR-600: DDR-SDRAM 記憶芯片在300 MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格) DDR-700: DDR-SDRAM 記憶芯片在350 MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格)什么是 DDR2DDR2 是 DDR SDRAM 內(nèi)存的第二代產(chǎn)品。
它在 DDR 內(nèi)存技術(shù)的基礎(chǔ)上加以改進(jìn),從而其傳輸速度更快(可達(dá) 667MHZ ),耗電量更低,散熱性能更優(yōu)良 .DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會) DDR2內(nèi)存的頻率進(jìn)行開發(fā)的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同就是,雖然同是采用了在時鐘的上升/下降延同時進(jìn)行數(shù)據(jù)傳輸?shù)幕痉绞剑獶DR2內(nèi)存卻擁有兩倍于上一代DDR內(nèi)存預(yù)讀取能力(即:4bit數(shù)據(jù)預(yù)讀取)。換句話說,DDR2內(nèi)存每個時鐘能夠以4倍外部總線的速度讀/寫數(shù)據(jù),并且能夠以內(nèi)部控制總線4倍的速度運(yùn)行。
DDR3與DDR2的比較DDR3與DDR2幾個主要的不同之處 :1.突發(fā)長度(Burst Length,BL)由于DDR3的預(yù)取為8bit,所以突發(fā)傳輸周期(Burst Length,BL)也固定為8 DDR3,而對于DDR2和早期的DDR架構(gòu)系統(tǒng),BL=4也是常用的,DDR3為此增加了一個4bit Burst Chop(突發(fā)突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數(shù)據(jù)突發(fā)傳輸,屆時可通過A12地址線來控制這一突發(fā)模式。而且需要指出的是,任何突發(fā)中斷操作都將在DDR3內(nèi)存中予以禁止,且不予支持,取而代之的是更靈活的突發(fā)傳輸控制(如4bit順序突發(fā))。
2.尋址時序(Timing)就像DDR2從DDR轉(zhuǎn)變而來后延遲周期數(shù)增加一樣,DDR3的CL周期也將比DDR2有所提高。DDR2的CL范圍一般在2~5之間,而DDR3則在5~11之間,且附加延遲(AL)的設(shè)計(jì)也有所變化。
DDR2時AL的范圍是0~4,而DDR3時AL有三種選項(xiàng),分別是0、CL-1和CL-2。另外,DDR3還新增加了一個時序參數(shù)——寫入延遲(CWD),這一參數(shù)將根據(jù)具體的工作頻率而定。
其中 DDR2 的頻率對照表如右圖所示。3.DDR3新增的重置(Reset)功能重置是DDR3新增的一項(xiàng)重要功能,并為此專門準(zhǔn)備了一個引腳。
DRAM業(yè)界很早以前就要求增加這一功能,如今終于在DDR3上實(shí)現(xiàn)了。這一引腳將使DDR3的初始化處理變得簡單。
當(dāng)Reset命令有效時,DDR3內(nèi)存將停止所有操作,并切換至最少量活動狀態(tài),以節(jié)約電力。在Reset期間,DDR3內(nèi)存將關(guān)閉內(nèi)在的大部分功能,所有數(shù)據(jù)接收與發(fā)送器都將關(guān)閉,所有內(nèi)部的程序裝置將復(fù)位,DLL(延遲鎖相環(huán)路)與時鐘電路將停止工作,而且不理睬數(shù)據(jù)總線上的任何動靜。
這樣一來,將使DDR3達(dá)到最節(jié)省電力的目的。4.DDR3新增ZQ校準(zhǔn)功能ZQ也是一個新增的腳,在這個引腳上接有一個240歐姆的低公差參考電阻。
這個引腳通過一個命令集,通過片上校準(zhǔn)引擎(On-Die Calibration Engine,ODCE)來自動校驗(yàn)數(shù)據(jù)輸出驅(qū)動器導(dǎo)通電阻與ODT的終結(jié)電阻值。當(dāng)系統(tǒng)發(fā)出這一指令后,將用相應(yīng)的時鐘周期(在加電與初始化之后用512個時鐘周期,在退出自刷新操作后用256個時鐘周期、在其他情況下用64個時鐘周期)對導(dǎo)通電阻和ODT電阻進(jìn)行重新校準(zhǔn)。
參考電壓分成兩個在DDR3系統(tǒng)中,對于內(nèi)存系統(tǒng)工作非常重要的參考電壓信號VREF將分為兩個信號,即為命令與地址信號服務(wù)的VREFCA和為數(shù)據(jù)總線服務(wù)的VREFDQ,這將有效地提高系統(tǒng)數(shù)據(jù)總線的信噪等級。點(diǎn)對點(diǎn)連接(Point-to-Point,P2P)這是為了提高系統(tǒng)性能而進(jìn)行的重要改動,也是DDR3與DDR2的一個關(guān)鍵區(qū)別。
DDR3雙列直插內(nèi)存模塊“背面”的測試點(diǎn)在DDR3系統(tǒng)中,一個內(nèi)存控制器只與一個內(nèi)存通道打交道,而且這個內(nèi)存通道只能有一個插槽,因此,內(nèi)存控制器與DDR3內(nèi)存模組之間是點(diǎn)對點(diǎn)(P2P)的關(guān)系(單物理Bank的模組),或者是點(diǎn)對雙點(diǎn)(Point-to-two-Point,P22P)的關(guān)系(雙物理Bank的模組),從而大大地減輕了地址/命令/控制與數(shù)據(jù)總線的負(fù)載。而在內(nèi)存模組方面,與DDR2的類別相類似,也有標(biāo)準(zhǔn)DIMM(臺式PC)、SO-DIMM/Micro-DIMM(筆記本電腦)、FB-DIMM2(服務(wù)器)之分,其中第二代FB-DIMM將采用規(guī)格更高的AMB2(高級內(nèi)存緩沖器)。
面向64位構(gòu)架的DDR3顯然在頻率和速度上擁有更多的優(yōu)勢,此外,由于DDR3所采用的根據(jù)溫度自動自刷新、局部自刷新等其它一些功能,在功耗方面DDR3也要出色得多,因此,它可能首先受到移動設(shè)備的歡迎,就像最先迎接DDR2內(nèi)存的不是臺式機(jī)而是服務(wù)器一樣。在CPU外頻提升最迅速的PC臺式機(jī)領(lǐng)域,DDR3未來也是一片光明。
目前Intel預(yù)計(jì)在明年第二季所推。
DDR3是顯存!DDR3顯存,可以看作是DDR2的改進(jìn)版,二者有很多相同之處,例如采用1。
8V標(biāo)準(zhǔn)電壓、主要采用144Pin球形針腳的FBGA封裝方式。不過DDR3核心有所改進(jìn):DDR3顯存采用0。
11微米生產(chǎn)工藝,耗電量較DDR2明顯降低。 此外,DDR3顯存采用了“Pseudo Open Drain”接口技術(shù),只要電壓合適,顯示芯片可直接支持DDR3顯存。
當(dāng)然,顯存顆粒較長的延遲時間(CAS latency)一直是高頻率顯存的一大通病,DDR3也不例外,DDR3的CAS latency為5/6/7/8,相比之下DDR2為3/4/5。 客觀地說,DDR3相對于DDR2在技術(shù)上并無突飛猛進(jìn)的進(jìn)步,但DDR3的性能優(yōu)勢仍比較明顯: 1)功耗和發(fā)熱量較小:吸取了DDR2的教訓(xùn),在控制成本的基礎(chǔ)上減小了能耗和發(fā)熱量,使得DDR3更易于被用戶和廠家接受。
(2)工作頻率更高:由于能耗降低,DDR3可實(shí)現(xiàn)更高的工作頻率,在一定程度彌補(bǔ)了延遲時間較長的缺點(diǎn),同時還可作為顯卡的賣點(diǎn)之一,這在搭配DDR3顯存的顯卡上已有所表現(xiàn)。 (3)降低顯卡整體成本:DDR2顯存顆粒規(guī)格多為4M X 32bit,搭配中高端顯卡常用的128MB顯存便需8顆。
而DDR3顯存規(guī)格多為8M X 32bit,單顆顆粒容量較大,4顆即可構(gòu)成128MB顯存。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數(shù)減少后,顯存功耗也能進(jìn)一步降低。
(4)通用性好:相對于DDR變更到DDR2,DDR3對DDR2的兼容性更好。由于針腳、封裝等關(guān)鍵特性不變,搭配DDR2的顯示核心和公版設(shè)計(jì)的顯卡稍加修改便能采用DDR3顯存,這對廠商降低成本大有好處。
目前,DDR3顯存在新出的大多數(shù)中高端顯卡上得到了廣泛的應(yīng)用。 現(xiàn)在明白了?。
DDR=DoubleDataRate雙倍速率同步固態(tài)隨機(jī)處理器
嚴(yán)格的說DDR應(yīng)該叫DDRSDRAM,人們習(xí)慣稱為DDR,部分初學(xué)者也常看到DDRSDRAM,就認(rèn)為是SDRAM。DDRSDRAM是 DoubleDataRateSDRAM的縮寫,是雙倍速率同步動態(tài)隨機(jī)存儲器的意思。DDR內(nèi)存是在SDRAM內(nèi)存基礎(chǔ)上發(fā)展而來的,仍然沿用 SDRAM生產(chǎn)體系,因此對于內(nèi)存廠商而言,只需對制造普通SDRAM的設(shè)備稍加改進(jìn),即可實(shí)現(xiàn)DDR內(nèi)存的生產(chǎn),可有效的降低成本。
什么是DDR1?
有時候大家將老的存儲技術(shù)DDR稱為DDR1,使之與DDR2加以區(qū)分。盡管一般是使用“DDR”,但DDR1與DDR的含義相同。
DDR1規(guī)格
DDR-200:DDR-SDRAM記憶芯片在100MHz下運(yùn)行DDR-266:DDR-SDRAM記憶芯片在133MHz下運(yùn)行DDR- 333:DDR-SDRAM記憶芯片在166MHz下運(yùn)行DDR-400:DDR-SDRAM記憶芯片在200MHz下運(yùn)行(JEDEC制定的DDR最高 規(guī)格)DDR-500:DDR-SDRAM記憶芯片在250MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格)DDR-600:DDR-SDRAM記憶芯片在 300MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格)DDR-700:DDR-SDRAM記憶芯片在350MHz下運(yùn)行(非JEDEC制定的DDR規(guī)格)
什么是DDR2?
DDR2/DDRII(DoubleDataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)進(jìn)行開發(fā)的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn), 它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同就是,雖然同是采用了在時鐘的上升/下降延同時進(jìn)行數(shù)據(jù)傳輸?shù)幕痉绞剑獶DR2內(nèi)存卻擁有兩倍于上一代DDR 內(nèi)存預(yù)讀取能力(即:4bit數(shù)據(jù)讀預(yù)取)。換句話說,DDR2內(nèi)存每個時鐘能夠以4倍外部總線的速度讀/寫數(shù)據(jù),并且能夠以內(nèi)部控制總線4倍的速度運(yùn) 行。
此外,由于DDR2標(biāo)準(zhǔn)規(guī)定所有DDR2內(nèi)存均采用FBGA封裝形式,而不同于目前廣泛應(yīng)用的TSOP/TSOP-II封裝形式,F(xiàn)BGA封裝 可以提供了更為良好的電氣性能與散熱性,為DDR2內(nèi)存的穩(wěn)定工作與未來頻率的發(fā)展提供了堅(jiān)實(shí)的基礎(chǔ)。回想起DDR的發(fā)展歷程,從第一代應(yīng)用到個人電腦的 DDR200經(jīng)過DDR266、DDR333到今天的雙通道DDR400技術(shù),第一代DDR的發(fā)展也走到了技術(shù)的極限,已經(jīng)很難通過常規(guī)辦法提高內(nèi)存的工 作速度;隨著Intel最新處理器技術(shù)的發(fā)展,前端總線對內(nèi)存帶寬的要求是越來越高,擁有更高更穩(wěn)定運(yùn)行頻率的DDR2內(nèi)存將是大勢所趨。
什么是DDR3?
DDR3是針對Intel新型芯片的一代內(nèi)存技術(shù)(但目前主要用于顯卡內(nèi)存),頻率在800M以上,和DDR2相比優(yōu)勢如下:
(1)功耗和發(fā)熱量較小:吸取了DDR2的教訓(xùn),在控制成本的基礎(chǔ)上減小了能耗和發(fā)熱量,使得DDR3更易于被用戶和廠家接受。
(2)工作頻率更高:由于能耗降低,DDR3可實(shí)現(xiàn)更高的工作頻率,在一定程度彌補(bǔ)了延遲時間較長的缺點(diǎn),同時還可作為顯卡的賣點(diǎn)之一,這在搭配DDR3顯存的顯卡上已有所表現(xiàn)。
(3)降低顯卡整體成本:DDR2顯存顆粒規(guī)格多為16MX32bit,搭配中高端顯卡常用的128MB顯存便需8顆。而DDR3顯存顆粒規(guī)格 多為32MX32bit,單顆顆粒容量較大,4顆即可構(gòu)成128MB顯存。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數(shù)減少后,顯存 功耗也能進(jìn)一步降低。
(4)通用性好:相對于DDR變 更到DDR2,DDR3對DDR2的兼容性更好。由于針腳、封裝等關(guān)鍵特性不變,搭配DDR2的顯示核心和公版設(shè)計(jì)的顯卡稍加修改便能采用DDR3顯存,這對廠商降低成本大有好處。
目前,DDR3顯存在新出的大多數(shù)中高端顯卡上得到了廣泛的應(yīng)用。
小提示:大家通過閱讀以上為大家詳細(xì)介紹的常見內(nèi)存型號基礎(chǔ)知識,對于電腦內(nèi)存是不是有了個深刻的理解了呢!希望能夠幫助到大家學(xué)習(xí)到更多關(guān)于電腦基礎(chǔ)知識!
針對Windows Vista的新一代內(nèi)存技術(shù)(目前主要用于顯卡內(nèi)存),頻率在800M以上,和DDR2相比優(yōu)勢如下: (1)功耗和發(fā)熱量較小:吸取了DDR2的教訓(xùn),在控制成本的基礎(chǔ)上減小了能耗和發(fā)熱量,使得DDR3更易于被用戶和廠家接受。
(2)工作頻率更高:由于能耗降低,DDR3可實(shí)現(xiàn)更高的工作頻率,在一定程度彌補(bǔ)了延遲時間較長的缺點(diǎn),同時還可作為顯卡的賣點(diǎn)之一,這在搭配DDR3顯存的顯卡上已有所表現(xiàn)。 (3)降低顯卡整體成本:DDR2顯存顆粒規(guī)格多為4M X 32bit,搭配中高端顯卡常用的128MB顯存便需8顆。
而DDR3顯存規(guī)格多為8M X 32bit,單顆顆粒容量較大,4顆即可構(gòu)成128MB顯存。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數(shù)減少后,顯存功耗也能進(jìn)一步降低。
(4)通用性好:相對于DDR變更到DDR2,DDR3對DDR2的兼容性更好。由于針腳、封裝等關(guān)鍵特性不變,搭配DDR2的顯示核心和公版設(shè)計(jì)的顯卡稍加修改便能采用DDR3顯存,這對廠商降低成本大有好處。
目前,DDR3顯存在新出的大多數(shù)中高端顯卡上得到了廣泛的應(yīng)用。 一、DDR3在DDR2基礎(chǔ)上采用的新型設(shè)計(jì): DDR3 1.8bit預(yù)取設(shè)計(jì),而DDR2為4bit預(yù)取,這樣DRAM內(nèi)核的頻率只有接口頻率的1/8,DDR3-800的核心工作頻率只有100MHz。
2.采用點(diǎn)對點(diǎn)的拓樸架構(gòu),以減輕地址/命令與控制總線的負(fù)擔(dān)。 3.采用100nm以下的生產(chǎn)工藝,將工作電壓從1.8V降至1.5V,增加異步重置(Reset)與ZQ校準(zhǔn)功能。
二、DDR3與DDR2幾個主要的不同之處 : 1.突發(fā)長度(Burst Length,BL) 由于DDR3的預(yù)取為8bit,所以突發(fā)傳輸周期(Burst Length,BL)也固定為8,而對于DDR2和早期的DDR架構(gòu)系統(tǒng),BL=4也是常用的,DDR3為此增加了一個4bit Burst Chop(突發(fā)突變)模式,即由一個BL=4的讀取操作加上一個BL=4的寫入操作來合成一個BL=8的數(shù)據(jù)突發(fā)傳輸,屆時可通過A12地址線來控制這一突發(fā)模式。而且需要指出的是,任何突發(fā)中斷操作都將在DDR3內(nèi)存中予以禁止,且不予支持,取而代之的是更靈活的突發(fā)傳輸控制(如4bit順序突發(fā))。
2.尋址時序(Timing) 就像DDR2從DDR轉(zhuǎn)變而來后延遲周期數(shù)增加一樣,DDR3的CL周期也將比DDR2有所提高。DDR2的CL范圍一般在2~5之間,而DDR3則在5~11之間,且附加延遲(AL)的設(shè)計(jì)也有所變化。
DDR2時AL的范圍是0~4,而DDR3時AL有三種選項(xiàng),分別是0、CL-1和CL-2。另外,DDR3還新增加了一個時序參數(shù)——寫入延遲(CWD),這一參數(shù)將根據(jù)具體的工作頻率而定。
3.DDR3新增的重置(Reset)功能 重置是DDR3新增的一項(xiàng)重要功能,并為此專門準(zhǔn)備了一個引腳。DRAM業(yè)界很早以前就要求增加這一功能,如今終于在DDR3上實(shí)現(xiàn)了。
這一引腳將使DDR3的初始化處理變得簡單。當(dāng)Reset命令有效時,DDR3內(nèi)存將停止所有操作,并切換至最少量活動狀態(tài),以節(jié)約電力。
在Reset期間,DDR3內(nèi)存將關(guān)閉內(nèi)在的大部分功能,所有數(shù)據(jù)接收與發(fā)送器都將關(guān)閉,所有內(nèi)部的程序裝置將復(fù)位,DLL(延遲鎖相環(huán)路)與時鐘電路將停止工作,而且不理睬數(shù)據(jù)總線上的任何動靜。這樣一來,將使DDR3達(dá)到最節(jié)省電力的目的。
4.DDR3新增ZQ校準(zhǔn)功能 ZQ也是一個新增的腳,在這個引腳上接有一個240歐姆的低公差參考電阻。這個引腳通過一個命令集,通過片上校準(zhǔn)引擎(On-Die Calibration Engine,ODCE)來自動校驗(yàn)數(shù)據(jù)輸出驅(qū)動器導(dǎo)通電阻與ODT的終結(jié)電阻值。
當(dāng)系統(tǒng)發(fā)出這一指令后,將用相應(yīng)的時鐘周期(在加電與初始化之后用512個時鐘周期,在退出自刷新操作后用256個時鐘周期、在其他情況下用64個時鐘周期)對導(dǎo)通電阻和ODT電阻進(jìn)行重新校準(zhǔn)。 5.參考電壓分成兩個 在DDR3系統(tǒng)中,對于內(nèi)存系統(tǒng)工作非常重要的參考電壓信號VREF將分為兩個信號,即為命令與地址信號服務(wù)的VREFCA和為數(shù)據(jù)總線服務(wù)的VREFDQ,這將有效地提高系統(tǒng)數(shù)據(jù)總線的信噪等級。
6.點(diǎn)對點(diǎn)連接(Point-to-Point,P2P) 這是為了提高系統(tǒng)性能而進(jìn)行的重要改動,也是DDR3與DDR2的一個關(guān)鍵區(qū)別。在DDR3系統(tǒng)中,一個內(nèi)存控制器只與一個內(nèi)存通道打交道,而且這個內(nèi)存通道只能有一個插槽,因此,內(nèi)存控制器與DDR3內(nèi)存模組之間是點(diǎn)對點(diǎn)(P2P)的關(guān)系(單物理Bank的模組),或者是點(diǎn)對雙點(diǎn)(Point-to-two-Point,P22P)的關(guān)系(雙物理Bank的模組),從而大大地減輕了地址/命令/控制與數(shù)據(jù)總線的負(fù)載。
而在內(nèi)存模組方面,與DDR2的類別相類似,也有標(biāo)準(zhǔn)DIMM(臺式PC)、SO-DIMM/Micro-DIMM(筆記本電腦)、FB-DIMM2(服務(wù)器)之分,其中第二代FB-DIMM將采用規(guī)格更高的AMB2(高級內(nèi)存緩沖器)。 面向64位構(gòu)架的DDR3顯然在頻率和速度上擁有更多的優(yōu)勢,此外,由于DDR3所采用的根據(jù)溫度自動自刷新、局部自刷新等其它一些功能,在功耗方面DDR3也要出色得多,因此,它可能首先受到移動設(shè)備的歡迎,就像最先迎接DDR2內(nèi)存的不是臺式機(jī)而是服務(wù)器一樣。
在CPU外頻提升最迅速的PC臺式機(jī)領(lǐng)域,DDR3未來也是一片光明。目前Intel預(yù)計(jì)在明年第二季所推出的新芯片-熊湖(Bear Lake)。
在眾多電腦配件中,內(nèi)存雖然被視為三大核心零配件之一,但其更新?lián)Q代頻率明顯偏慢。
內(nèi)存不僅比CPU、顯卡、主板換代速度慢很多,甚至比光存儲及顯示器都要滯后。 在內(nèi)存的發(fā)展史上,早期EDO、SDRAM、DDR等規(guī)格每一代產(chǎn)品大約都流行了3-5年時間。
目前主流內(nèi)存規(guī)格早已經(jīng)過渡到DDR2,而普及時間也超過3年以上了,其頻率從DDR2-400一路攀升至DDR2-1200,甚至更高。正當(dāng)人們逐漸厭倦DDR2內(nèi)存的頻率大戰(zhàn)后,2006年國際JEDEC組織正式公布了下一代內(nèi)存規(guī)格——DDR3。
DDR3內(nèi)存是基于DDR2內(nèi)存衍生出來的新產(chǎn)品,擁有諸多優(yōu)點(diǎn),如:頻率更高、功耗更低、穩(wěn)定性更好。 當(dāng)然,有優(yōu)勢就伴隨著劣勢,目前DDR3內(nèi)存主要的劣勢在于:成本居高不下、不與DDR2兼容、高延遲仍沒有得到有效解決。
從本質(zhì)上來講,DDR3內(nèi)存并非是一款嚴(yán)格意義上的全新產(chǎn)品,它是在優(yōu)化了DDR2內(nèi)存某些特性后的產(chǎn)物,就像是汽車界的“改款車”一樣,實(shí)質(zhì)上并沒有發(fā)生大的變化。 DDR3內(nèi)存芯片不僅仍使用成熟的FBGA封裝工藝,而且就連基礎(chǔ)電路設(shè)計(jì)和制作工藝上也與上代DDR2相差不多,因此DDR3內(nèi)存仍是DDR家族的一個延續(xù)者。
如今,搭載著英特爾P35芯片組的主板已經(jīng)相繼鋪貨,DDR3內(nèi)存也終于盼到普及的曙光,今天筆者就來深入分析一下《DDR3內(nèi)存何時步入主流?》這個話題。 在話題開始前,筆者首先給大家介紹一下DDR3內(nèi)存的優(yōu)缺點(diǎn),以方便讀者理解DDR3內(nèi)存的特性。
首先從工作頻率上來看,DDR3可以在800MHz至1666MHz下運(yùn)行,當(dāng)然今后也不排除更高頻率的產(chǎn)品誕生,而DDR2是在533MHz至1200MHz下運(yùn)行。 通常,DDR3是DDR2頻率的兩倍,它通過削減一半讀寫時間給系統(tǒng)帶來操作性能提高。
在設(shè)計(jì)功耗方面,DDR3內(nèi)存相比DDR2內(nèi)存可以節(jié)約16%的電能。這因?yàn)樾乱淮鶧DR3內(nèi)存的工作電壓是在1。
5V下,而DDR2內(nèi)存則是在1。8V電壓下工作,這樣可以彌補(bǔ)由于過多的操作頻率所產(chǎn)生的高電能消耗。
同時,減少的能量消耗可以延長產(chǎn)品的平均使用壽命。 在特色技術(shù)方面,DDR3內(nèi)存BANK增加到了8個,相對于DDR2來說整整提高了一倍。
因此,同頻率條件下,DDR3內(nèi)存相比DDR2內(nèi)存預(yù)讀取能力可以提高55%的效率,是DDR2標(biāo)準(zhǔn)的兩倍之多。 首先是用戶最關(guān)心的價格問題,目前主流1GB DDR2-667內(nèi)存平均價格在310元左右,而1GB DDR3-1333內(nèi)存價格則在1600左右,兩者之間相差了5倍之多,試問有誰會在現(xiàn)在購買DDR3呢? 其次就是DDR3內(nèi)存的超前性,雖然目前市場上已經(jīng)開始有支持DDR3內(nèi)存的主板銷售(例如P35主板已經(jīng)可以很好支持DDR3內(nèi)存),但是由于剛上市的新品主板價格不菲,所以造成了用戶整體平臺投資過大。
此外,DDR2內(nèi)存和DDR3內(nèi)存互不兼容也大大制約了它的發(fā)展。 最后就是DDR3依然存在高延遲的老毛病,就拿常規(guī)1GB DDR3-1066內(nèi)存為例,標(biāo)準(zhǔn)延遲參數(shù)為CL=7,而很多DDR3-1333的延遲值甚至達(dá)到了10個周期以上。
所謂內(nèi)存的延遲,通俗地講就是內(nèi)存與CPU、總線發(fā)生數(shù)據(jù)交換前,系統(tǒng)等待內(nèi)存響應(yīng)的這個時間,這個值越小越好 DDR3內(nèi)存要取代DDR2內(nèi)存成為市場主流,還需要多方的共同努力,時間至少要等到2009年。 目前DDR3內(nèi)存仍以DDR3-1066和DDR3-1333兩種規(guī)格為主流,更高頻率DDR3內(nèi)存在短期內(nèi)實(shí)現(xiàn)量產(chǎn)還有一定困難,出貨量也非常微小,而且價格過于高昂,甚至接近DDR2內(nèi)存的10倍。
現(xiàn)在DDR2內(nèi)存制造工藝已經(jīng)相當(dāng)成熟,價格也非常便宜,因此其主流地位短期內(nèi)還無法撼動,未來會有很長一段時間出現(xiàn)DDR2和DDR3內(nèi)存并存的現(xiàn)象。 大廠商早已經(jīng)開始研發(fā)DDR3內(nèi)存,因?yàn)檫@個是內(nèi)存的發(fā)展趨勢,就像DDR2取代DDR一樣,只是個時間問題。
DDR3的推廣也要看業(yè)界各廠商態(tài)度,因?yàn)樽罱酒径荚谫r錢,他們很不愿意去投產(chǎn)DDR3內(nèi)存。其次就是看市場的供求關(guān)系,我相信明年DDR3會得到很好普及。
對于大部分專業(yè)內(nèi)存廠商來講,技術(shù)絕對不是DDR3內(nèi)存普及的難點(diǎn)。我們可以在很短的時間內(nèi),轉(zhuǎn)型到生產(chǎn)DDR3內(nèi)存。
對于主板芯片廠商來講,雖然目前只有英特爾推出了支持DDR3內(nèi)存的芯片組,但之前已經(jīng)與多家內(nèi)存廠商達(dá)成協(xié)議,共同來推廣DDR3架構(gòu)內(nèi)存。 從目前大趨勢來看,晶圓及模組廠商已經(jīng)開始儲備DDR3內(nèi)存,DDR2架構(gòu)內(nèi)存逐漸開始減產(chǎn)。
這就意味著,DDR3內(nèi)存產(chǎn)能提高后,價格會越來越低,同時DDR2內(nèi)存價格會逐漸失去價格優(yōu)勢。我們預(yù)計(jì),DDR3-1066內(nèi)存將成為2008年市場中的主流產(chǎn)品。
對于DDR3內(nèi)存來說,因?yàn)樵缙诋a(chǎn)量和需求都十分有限,主要是根據(jù)用戶的需求進(jìn)行小批量接單生產(chǎn),因此其價格會在至少6個月內(nèi)維持在高位。而到年底之后,隨著內(nèi)存需求的增加,DDR3的價格將開始下降。
另外,內(nèi)存生產(chǎn)即將從90nm工藝過渡到70nm工藝。 在新制程下,相同的晶圓可以生產(chǎn)出更多的內(nèi)存顆粒,因此成本會有顯著降低,價格也會隨之下降。
預(yù)計(jì),2009年DDR3內(nèi)存有可能會成為市場主流。 DDR3勢必代替DDR2成為內(nèi)存市場新霸主。
目前DDR3內(nèi)存的普及問題主要是價格因素,不過從廠商的態(tài)度來看。
針對Intel新型芯片的一代內(nèi)存技術(shù)(但目前主要用于顯卡內(nèi)存),頻率在800M以上,和DDR2相比優(yōu)勢如下:
(1)功耗和發(fā)熱量較小:吸取了DDR2的教訓(xùn),在控制成本的基礎(chǔ)上減小了能耗和發(fā)熱量,使得DDR3更易于被用戶和廠家接受。
(2)工作頻率更高:由于能耗降低,DDR3可實(shí)現(xiàn)更高的工作頻率,在一定程度彌補(bǔ)了延遲時間較長的缺點(diǎn),同時還可作為顯卡的賣點(diǎn)之一,這在搭配DDR3顯存的顯卡上已有所表現(xiàn)。
(3)降低顯卡整體成本:DDR2顯存顆粒規(guī)格多為4M X 32bit,搭配中高端顯卡常用的128MB顯存便需8顆。而DDR3顯存規(guī)格多為8M X 32bit,單顆顆粒容量較大,4顆即可構(gòu)成128MB顯存。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數(shù)減少后,顯存功耗也能進(jìn)一步降低。
(4)通用性好:相對于DDR變更到DDR2,DDR3對DDR2的兼容性更好。由于針腳、封裝等關(guān)鍵特性不變,搭配DDR2的顯示核心和公版設(shè)計(jì)的顯卡稍加修改便能采用DDR3顯存,這對廠商降低成本大有好處。
目前,DDR3顯存在新出的大多數(shù)中高端顯卡上得到了廣泛的應(yīng)用。
針對Intel新型芯片的一代內(nèi)存技術(shù)(但目前主要用于顯卡內(nèi)存),頻率在800M以上,和DDR2相比優(yōu)勢如下:
(1)功耗和發(fā)熱量較小:吸取了DDR2的教訓(xùn),在控制成本的基礎(chǔ)上減小了能耗和發(fā)熱量,使得DDR3更易于被用戶和廠家接受。
(2)工作頻率更高:由于能耗降低,DDR3可實(shí)現(xiàn)更高的工作頻率,在一定程度彌補(bǔ)了延遲時間較長的缺點(diǎn),同時還可作為顯卡的賣點(diǎn)之一,這在搭配DDR3顯存的顯卡上已有所表現(xiàn)。
(3)降低顯卡整體成本:DDR2顯存顆粒規(guī)格多為4M X 32bit,搭配中高端顯卡常用的128MB顯存便需8顆。而DDR3顯存規(guī)格多為8M X 32bit,單顆顆粒容量較大,4顆即可構(gòu)成128MB顯存。如此一來,顯卡PCB面積可減小,成本得以有效控制,此外,顆粒數(shù)減少后,顯存功耗也能進(jìn)一步降低。
(4)通用性好:相對于DDR變更到DDR2,DDR3對DDR2的兼容性更好。由于針腳、封裝等關(guān)鍵特性不變,搭配DDR2的顯示核心和公版設(shè)計(jì)的顯卡稍加修改便能采用DDR3顯存,這對廠商降低成本大有好處。
目前,DDR3顯存在新出的大多數(shù)中高端顯卡上得到了廣泛的應(yīng)用。
聲明:本網(wǎng)站尊重并保護(hù)知識產(chǎn)權(quán),根據(jù)《信息網(wǎng)絡(luò)傳播權(quán)保護(hù)條例》,如果我們轉(zhuǎn)載的作品侵犯了您的權(quán)利,請?jiān)谝粋€月內(nèi)通知我們,我們會及時刪除。
蜀ICP備2020033479號-4 Copyright ? 2016 學(xué)習(xí)鳥. 頁面生成時間:2.846秒